本項目主電路采用母線(xiàn)電壓自平衡級聯(lián) H 橋多電平變換器架構,創(chuàng )造性的提出基于 FPGA 的自適應母線(xiàn)均壓算法,省去了為校正直流母線(xiàn)電壓的硬件電路,并解決了傳統硬件均壓時(shí)穩定性差的問(wèn)題。裝置采用新型的N+1冗余結構,配置的H 橋均具備在線(xiàn)自檢功能,提出模糊冗余控制算法,可在線(xiàn)調整各個(gè) H 橋單元的參數,保證了備用 H 橋投入時(shí)裝置的穩定性。裝置通過(guò)LCL 連接拓撲并聯(lián)到電網(wǎng),消除IGBT 產(chǎn)生的高次諧波對電網(wǎng)的影響,避免諧振發(fā)生,保證了裝置安全。采用同相載波層疊法進(jìn)行多電平調制技術(shù),在無(wú)需提高開(kāi)關(guān)器件頻率的條件下實(shí)現了等效高頻載波調制,大大減小了輸出諧波,同時(shí)克服了傳統載波移相法帶來(lái)的延時(shí),提高了裝置的補償性能。